Ihr Bedarf geht darüber hinaus?
Menge | Preis (ohne MwSt.) |
---|---|
5+ | 0,341 € |
50+ | 0,207 € |
100+ | 0,180 € |
500+ | 0,148 € |
1000+ | 0,142 € |
Produktspezifikationen
Produktbeschreibung
Beim Modell HEF4027BT handelt es sich um einen zweifachen JK-Flipflop mit einem unabhängigen Set Direct (SD)-Eingang und Clear Direct (CD)-Eingang sowie Takteingängen und Ausgängen (Q, Q\). Daten werden angenommen, wenn der Takt niedrig ist, und zum Ausgang an der positiv werdenden Flanke des Takts übertragen. Die asynchronen Active-High-CD- und SD-Eingänge sind unabhängig und übersteuern die J-, K- und Takteingänge. Die Ausgänge sind für eine optimale Systemleistung gepuffert. Dank der Schmitt-Trigger-Funktion des Takteingangs ist die Schaltung äußerst tolerant gegenüber längeren Anstiegs- und Abfallzeiten. Der Baustein arbeitet mit einem empfohlenen VDD-Versorgungsspannungsbereich von 3 bis 15V, der sich auf VSS bezieht (üblicherweise die Masse). Ungenutzte Eingänge müssen an VDD, VSS oder einen anderen Eingang angeschlossen werden.
- Komplett statischer Betrieb
- Standardisierte, symmetrische Ausgangskennlinien
- Entspricht dem JEDEC-Standard JESD 13-B
Anwendungen
Medizinelektronik, Industrie, Unterhaltungselektronik, Automatisierung & Prozesssteuerung
Technische Spezifikationen
HEF4027
30ns
2.4mA
SOIC
Positive Taktflanke
4.5V
HEF4000
-40°C
-
MSL 1 - unbegrenzt
JK
30MHz
SOIC
16Pin(s)
Komplementär
15.5V
4027
70°C
-
No SVHC (21-Jan-2025)
Technische Dokumente (4)
Gesetzgebung und Umweltschutz
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Netherlands
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
RoHS
RoHS
Produkt-Konformitätszertifikat