Ihr Bedarf geht darüber hinaus?
Menge | Preis (ohne MwSt.) |
---|---|
100+ | 0,160 € |
500+ | 0,147 € |
1000+ | 0,134 € |
Produktspezifikationen
Produktbeschreibung
74HC273PW ist ein achtfacher, positiv flankengetriggerter D-Flipflop mit Takt- und Master Reset (MR\)-Eingängen. Die Ausgänge Qn nehmen den Zustand ihrer zugehörigen Dn-Eingänge an, die bei LOW-zu-HIGH-Taktübergang die Anforderungen hinsichtlich Setup- und Hold-Zeit erfüllen. Ein LOW-Zustand an MR\ zwingt die Ausgänge in den LOW-Zustand, unabhängig von Takt- und Dateneingängen. Die Eingänge verfügen über Begrenzungsdioden. Damit können Strombegrenzungswiderstände verwendet werden, um Eingänge mit Spannungen über VCC zu verbinden.
- Gemeinsame Takt- und Master Reset-Eingänge
- CMOS-Eingangspegel
- Entspricht dem JEDEC-Standard Nr. 7A
Anwendungen
Industrie, Unterhaltungselektronik, Computer & Computerperipheriegeräte
Technische Spezifikationen
74HC273
-
25mA
TSSOP
Positive Taktflanke
2V
74HC
-40°C
-
MSL 1 - unbegrenzt
D
122MHz
TSSOP
20Pin(s)
Nicht invertiert
6V
74273
125°C
-
No SVHC (21-Jan-2025)
Technische Dokumente (2)
Gesetzgebung und Umweltschutz
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Thailand
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
RoHS
RoHS
Produkt-Konformitätszertifikat