Ihr Bedarf geht darüber hinaus?
Menge | Preis (ohne MwSt.) |
---|---|
100+ | 0,250 € |
500+ | 0,203 € |
1000+ | 0,196 € |
2500+ | 0,175 € |
5000+ | 0,153 € |
Produktspezifikationen
Produktbeschreibung
The 74AUP2G80DC is a dual positive-edge triggered D-type Flip-flop with low-power. Information on the data input is transferred to the Q\ output on the low-to-high transition of the clock pulse. The input pin D must be stable one setup time prior to the low-to-high clock transition for predictable operation. Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall times across the entire VCC range from 0.8 to 3.6V. This device ensures very low static and dynamic power consumption across the entire VCC range from 0.8 to 3.6V. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing a damaging backflow current through the device when it is powered down.
- High noise immunity
- IOFF Circuitry provides partial power-down mode operation
- Latch-up performance exceeds 100mA per JESD 78, class II
- Low noise overshoot and undershoot <lt/>10% of VCC
- 0.9μA Maximum low static power consumption
Anwendungen
Kommunikation & Netzwerke, Tragbare Geräte, Unterhaltungselektronik, Audio, Bildverarbeitung & Video, Medizinelektronik
Technische Spezifikationen
74AUP2G80
-
20mA
VSSOP
Positive Taktflanke
800mV
74AUP
-40°C
-
MSL 1 - unbegrenzt
D
309MHz
VSSOP
8Pin(s)
Invertiert
3.6V
742G80
125°C
-
No SVHC (21-Jan-2025)
Technische Dokumente (1)
Gesetzgebung und Umweltschutz
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:China
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
RoHS
RoHS
Produkt-Konformitätszertifikat