Ihr Bedarf geht darüber hinaus?
Menge | Preis (ohne MwSt.) |
---|---|
1+ | 37,380 € |
5+ | 35,910 € |
10+ | 34,440 € |
25+ | 32,970 € |
50+ | 32,310 € |
Produktspezifikationen
Produktbeschreibung
LC4256V-75TN100C sind leistungsstarke SuperFAST-CPLD, die aus mehreren allgemeinen Logikblöcken (General Logic Blocks, GLB) mit 64 I/Os und 256 Makrozellen bestehen. Output Routing Pools (ORPs) verbinden die GLBs mit den I/O-Blöcken (IOBs), die mehrere I/O-Zellen enthalten. Die ispMACH 4000-Bausteine verfügen über eine Mischung der Architekturen der zwei beliebtesten Produktfamilien von Lattice, ispLSI® 2000 und ispMACH 4A. Die ispMACH 4000-Architektur vereint die besten Merkmale beider Familien und legt das Augenmerk auf bedeutende Innovationen, um eine maximale Leistung und einen geringen Stromverbrauch in einem flexiblen CPLD zu bieten. Diese Produktfamilie kombiniert eine hohe Geschwindigkeit und einen niedrigen Stromverbrauch mit der Flexibilität, die für ein einfaches Design erforderlich ist. Mit dem robusten Global Routing Pool und Output Routing Pool bietet diese Produktfamilie unter anderem eine hervorragende First-Time-Fit-Funktion und eine gute Vorhersagbarkeit des Timings. Zudem bieten diese Bausteine verbesserte I/O-Funktionen wie die Steuerung der Anstiegsrate, PCI-Kompatibilität, Bus-Keeper-Latches, Pullup-Widerstände, Pulldown-Widerstände, Open-Drain-Ausgänge und Einstecken während des Betriebs.
- Laufzeit tPD = 2.5ns
- Bis zu vier globale Takt-Pins mit programmierbarer Taktpolaritätsregelung
- Bis zu 80 PTs pro Ausgang
- Verbesserte Makrozellen mit individueller Steuerung von Takt, Reset, Preset und Takt-Enable
- Bis zu vier globale OE-Steuerungen
- Individuelle, lokale OE-Steuerung pro I/O-Pin
- Hervorragende First-Time-Fit™-Funktion
- Fast-Path, SpeedLocking™-Path und Wide-PT-Path
- Breites Eingangs-Gating (36 Eingangs-Logikblöcke) für schnelle Zähler, Zustandsmaschinen und Adress-Decoder
- Niedrige Versorgungsspannung: 1.8V
- Herausragende Lösung für stromsensible Verbraucheranwendungen
- 5V-tolerante I/O für LVCMOS 3.3-, LVTTL- und PCI-Schnittstellen
- Einstecken während des Betriebs möglich
- Open-Drain-Funktion
- Pullup-Widerstand, Pulldown-Widerstand und Bus-Keeper-Latch an den Eingängen
- Programmierbarer Spannungsanstieg am Ausgang
- 3.3V-PCI-kompatibel
- Prüfbar mittels IEEE 1149.1-Boundary-Scan
- 3.3/2.5/1.8V In-System-programmierbar
- (ISP™) mittels IEEE 1532-konformer Schnittstelle
- I/O pins with fast setup path
Anwendungen
Unterhaltungselektronik
Hinweise
Market demand for this product has caused an extension in leadtimes. Delivery dates may fluctuate. Product exempt from discounts.
Technische Spezifikationen
-
64I/O(s)
100Pin(s)
-
0°C
ispMACH 4000
MSL 3 - 168 Stunden
256Macrocells
TQFP
75
Oberflächenmontage
70°C
-
No SVHC (21-Jan-2025)
Technische Dokumente (1)
Zugehörige Produkte
1 Produkt(e) gefunden
Gesetzgebung und Umweltschutz
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Malaysia
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
RoHS
RoHS
Produkt-Konformitätszertifikat